單項選擇題基本RS的觸發(fā)器,當R!、S!都按高電平時,該觸發(fā)器具有()功能。
A.置0
B.置1
C.保持
D.不定
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題基本RS觸發(fā)器完成狀態(tài)轉換所需的時間為()觸發(fā)器。
A.tpd
B.2tpd
C.4tpd
D.6tpd
2.單項選擇題對于JK觸發(fā)器,若希望其狀態(tài)由0轉變?yōu)?,則所加激勵信號是()
A.JK=0X
B.JK=X0
C.JK=X1
D.JK=1X
3.單項選擇題觸發(fā)器和門電路()
A.二者都是時序邏輯電路
B.二者都無記憶功能
C.二者都有記憶功能
D.前者是時序邏輯電路
4.單項選擇題編碼器,譯碼器為()
A.組合邏輯電路
B.時序邏輯電路
C.脈沖電路
D.基本邏輯門電路
5.單項選擇題按觸發(fā)器的CP所決定的狀態(tài)轉換區(qū)分,計數器可分為()計數器。
A.加法、減法
B.同步和異步
C.二、十和N進制
D.可逆
最新試題
?verilog語法中,間隔符號主要包括()。
題型:多項選擇題
CG放大器具有較()的輸入電阻和較()的輸出電阻。?
題型:單項選擇題
?CD放大器的性能特征有()。?
題型:多項選擇題
可以通過新增以下哪些類型文件添加ChipScope調試IP核?()
題型:多項選擇題
現在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數,ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調用的方式進行邏輯實現中的表達式正確的是()。
題型:單項選擇題
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個插孔在內部是連通在一起的。
題型:單項選擇題
?若某放大器的輸入信號為電壓信號,輸出信號為電流信號,則以下描述正確的有()。?
題型:多項選擇題
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
題型:單項選擇題
?數字頻率計設計中的測頻計數模塊共有多少個狀態(tài)?()
題型:單項選擇題
在對數字鐘計時、校時模塊進行仿真時,設秒信號的周期為10ns,若要觀察24時制計數是否正確,那么在復位信號無效,計時使能信號有效的情況下,仿真需運行多長時間?()
題型:單項選擇題