邏輯函數(shù)F=的化簡(jiǎn)結(jié)果是()。
A.F=AB+BC
B.F=
C.F=A+B+C
D.F=ABC
您可能感興趣的試卷
你可能感興趣的試題
由JK觸發(fā)器組成的應(yīng)用電路如圖所示,設(shè)觸發(fā)器的初值都為0,經(jīng)分析可知這是一個(gè)()。
A.同步二進(jìn)制加法計(jì)數(shù)器
B.同步四進(jìn)制加法計(jì)數(shù)器
C.同步三進(jìn)制計(jì)數(shù)器
D.同步三進(jìn)制減法計(jì)數(shù)器
如圖所示邏輯電路中,當(dāng)輸出F=0時(shí),輸入A、B、C、D、E必須是()。
A.11101
B.01010
C.10101
D.00101
由兩個(gè)主從型JK觸發(fā)器組成的邏輯電路如圖所示,設(shè)Q1、Q2的初始態(tài)是00。已知輸入信號(hào)A和脈沖信號(hào)cp的波形如圖所示,當(dāng)?shù)诙€(gè)cp脈沖作用時(shí)Q1Q2將變?yōu)椋ǎ?br />
A.11
B.10
C.01
D.保持00不變
D觸發(fā)器的應(yīng)用電路如圖所示,設(shè)輸出Q的初值為0,那么,在時(shí)鐘脈沖cp的作用下,輸出Q為()。
A.1
B.cp
C.脈沖信號(hào),頻率為時(shí)鐘脈沖頻率的1/2
D.0
晶體管非門電路如圖所示,已知Ucc=15V,UB=-9V,Rc=3kΩ,RB=20kΩ,β=40,當(dāng)輸入電壓U1=5V時(shí),要使晶體管飽和導(dǎo)通,Rx的值不得大于()kΩ。(設(shè)UBE=0.7V,集電極和發(fā)射極之間的飽和電壓Uces=0.3V)
A.3.55
B.7.1
C.17.5
D.35
最新試題
將運(yùn)算放大器直接用于兩信號(hào)的比較,如圖所示,其中,Ui1=-1V,Ui2的波形由圖(b)給出,則輸出電壓U0等于()。
運(yùn)算放大器應(yīng)用電路如圖所示,在運(yùn)算放大器線性工作區(qū),輸出電壓與輸入電壓之間的運(yùn)算關(guān)系是()。
電路如圖所示,D為理想二極管,ui=6sinωt(V),則輸出電壓的最大值UoM=()V。
由兩個(gè)主從型JK觸發(fā)器組成的邏輯電路如圖所示,設(shè)Q1、Q2的初始態(tài)是00。已知輸入信號(hào)A和脈沖信號(hào)cp的波形如圖所示,當(dāng)?shù)诙€(gè)cp脈沖作用時(shí)Q1Q2將變?yōu)椋ǎ?/p>
穩(wěn)壓電路如圖所示,已知E=20V,R1=1200Ω,R2=1250Ω,穩(wěn)壓管Dz的穩(wěn)定電壓Uz=8V,通過(guò)Uz的電流是()mA。
單相全波整流電路如圖所示,已知RL=80Ω,U0=110V,忽略整流二極管的正向壓降,每個(gè)二極管所承受的最高反向電壓UDRM為()V。
如圖所示的電路為()。
如圖所示的放大電路,因靜態(tài)工作點(diǎn)不合適而使u0出現(xiàn)嚴(yán)重的截止失真,通過(guò)調(diào)整偏置電阻RB,可以改善u0的波形,調(diào)整方法是應(yīng)使RB()。
如圖所示邏輯電路中,當(dāng)輸出F=0時(shí),輸入A、B、C、D、E必須是()。
D觸發(fā)器的應(yīng)用電路如圖所示,設(shè)輸出Q的初值為0,那么,在時(shí)鐘脈沖cp的作用下,輸出Q為()。