單項(xiàng)選擇題

嵌入式系統(tǒng)中采用中斷方式實(shí)現(xiàn)輸入/輸出的主要原因是(1)。在中斷時(shí),CPU斷點(diǎn)信息一般保存到(2)中。

空白(2)處應(yīng)選擇()

A.通用寄存器
B.堆
C.棧
D.I/O接口


你可能感興趣的試題

1.單項(xiàng)選擇題

嵌入式系統(tǒng)中采用中斷方式實(shí)現(xiàn)輸入/輸出的主要原因是(1)。在中斷時(shí),CPU斷點(diǎn)信息一般保存到(2)中。

空白(1)處應(yīng)選擇()

A.速度最快
B.CPU不參與操作
C.實(shí)現(xiàn)起來比較容易
D.能對突發(fā)事件做出快速響應(yīng)

2.單項(xiàng)選擇題系統(tǒng)響應(yīng)時(shí)間和作業(yè)吞吐量是衡量計(jì)算機(jī)系統(tǒng)性能的重要指標(biāo)。對于一個(gè)持續(xù)處理業(yè)務(wù)的系統(tǒng)而言,其()

A.響應(yīng)時(shí)間越短,作業(yè)吞吐量越小
B.響應(yīng)時(shí)間越短,作業(yè)吞吐量越大
C.響應(yīng)時(shí)間越長,作業(yè)吞吐量越大
D.響應(yīng)時(shí)間不會(huì)影響作業(yè)吞吐量

3.單項(xiàng)選擇題在CPU與主存之間設(shè)置高速緩沖存儲器(Cache),其目的是為了()

A.擴(kuò)大主存的存儲容量
B.提高CPU對主存的訪問效率
C.既擴(kuò)大主存容量又提高存取速度
D.提高外存儲器的速度

4.單項(xiàng)選擇題計(jì)算機(jī)系統(tǒng)中,在()的情況下一般應(yīng)采用異步傳輸方式。

A.CPU訪問內(nèi)存
B.CPU與I/O接口交換信息
C.CPU與PCI總線交換信息
D.I/O接口與打印機(jī)交換信息

最新試題

系統(tǒng)響應(yīng)時(shí)間和作業(yè)吞吐量是衡量計(jì)算機(jī)系統(tǒng)性能的重要指標(biāo)。對于一個(gè)持續(xù)處理業(yè)務(wù)的系統(tǒng)而言,其()

題型:單項(xiàng)選擇題

()是指按內(nèi)容訪問的存儲器。

題型:單項(xiàng)選擇題

內(nèi)存按字節(jié)編址,利用8KX4bit的存儲器芯片構(gòu)成84000H~8FFFFH的內(nèi)存,共需()片。

題型:單項(xiàng)選擇題

掛接在總線上的多個(gè)部件()

題型:單項(xiàng)選擇題

Cache用于存放主存數(shù)據(jù)的部分拷貝,主存單元地址與Cache單元地址之間的轉(zhuǎn)換工作由()完成。

題型:單項(xiàng)選擇題

內(nèi)存按字節(jié)編址,利用8K×4bit的存儲器芯片構(gòu)成84000H~8FFFFH的內(nèi)存,共需()片。

題型:單項(xiàng)選擇題

計(jì)算機(jī)執(zhí)行程序時(shí),在一個(gè)指令周期的過程中,為了能夠從內(nèi)存中讀指令操作碼,首先是將()的內(nèi)容送到地址總線上。

題型:單項(xiàng)選擇題

在嵌入式系統(tǒng)設(shè)計(jì)時(shí),下面幾種存儲結(jié)構(gòu)中對程序員是透明的是()

題型:單項(xiàng)選擇題

在CPU中,()可用于傳送和暫存用戶數(shù)據(jù),為ALU執(zhí)行算術(shù)邏輯運(yùn)算提供工作區(qū)。

題型:單項(xiàng)選擇題

()不是反映嵌入式實(shí)時(shí)操作系統(tǒng)實(shí)時(shí)性的評價(jià)指標(biāo)。

題型:單項(xiàng)選擇題