用乘法器可對兩個正弦波的相位差進行測量,見圖所示的電路。設(shè)v1=V1msin(ωt+φ1),v1=V2msin(ωt+φ2),求vO的表達式和其中直流分量VO的表達式。(提示:sinA sinB=[cos(A-B)- cos(A+B)]/2)
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?已知Nexys4開發(fā)板外部時鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時鐘信號頻率為1Hz,若采用計數(shù)器對100MHz的外部時鐘分頻得到1Hz的秒信號,請問該計數(shù)器至少需要多少位?()
用作電壓放大器時,CS放大器不合適的參數(shù)為()。?
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號均通過電容耦合進行傳輸(注意圖中未畫出電容),要實現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
?在使用verilog描述一個二選一的數(shù)據(jù)選擇器時,使用一條語句來進行描述assign out1=(sel &b)∣(~sel &a),這條語句對應(yīng)的是()。
CG放大器因其輸入電阻過小,因此沒什么用處。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
已知某N溝道增強型MOS場效應(yīng)管的。下表給出了四種狀態(tài)下和的值,那么各狀態(tài)下器件的工作狀態(tài)為()。
以下哪個MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號處理系統(tǒng)的最后一級??()
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。